第章存储器和可编程逻辑器件 个T 第9章存储器和可编程逻辑器件 9,1半导体存储器 9,2可编程逻辑器件 BACK
第9章 存储器和可编程逻辑器件 第 9 章 存储器和可编程逻辑器件 9.1 半导体存储器 9.2 可编程逻辑器件
第章存储器和可编程逻辑器件 个T 91半导体存储器 911只读存储器(ROM) 1.ROM的结构 ROM主要由地址译码器、存储矩阵和输出缓冲器三部 分组成,其基本结构如图9-1所示
第9章 存储器和可编程逻辑器件 9.1 半导体存储器 9.1.1 只读存储器(ROM) 1. ROM的结构 ROM主要由地址译码器、存储矩阵和输出缓冲器三部 分组成, 其基本结构如图 9 – 1 所示
第章存储器和可编程逻辑器件 W 信息单元 (字) 地址译码器 存储矩阵 W 匚 司存储单元 三态控制 输出缓冲器 ≡图91ROM的基本结构
第9章 存储器和可编程逻辑器件 图 9-1 ROM的基本结构 地 址 译 码 器 存储矩阵 输出缓冲器 Dm- 1 D0 W0 W1 W2 -1 n A0 A1 An-1 三态控制 信息单元 (字 ) 存储单元 … … … … …
第章存储器和可编程逻辑器件 存储矩阵是存放信息的主体,它由许多存储单元排列 组成。每个存储单元存放一位二值代码(0或1),若干个存 储单元组成一个“字”(也称一个信息单元)。地址译码器 有n条地址输入线Ao~An1,2n条译码输出线W~W2”1,每 条译码输出线W称为“字线”,它与存储矩阵中的一个 “字”相对应。因此,每当给定一组输入地址时,译码器 只有一条输出字线W被选中,该字线可以在存储矩阵中找 到一个相应的“字”,并将字中的m位信息Dm~D送至输 出缓冲器。读出Dm1D的每条数据输出线D也称为“位 线”,每个字中信息的位数称为“字长
第9章 存储器和可编程逻辑器件 存储矩阵是存放信息的主体,它由许多存储单元排列 组成。每个存储单元存放一位二值代码(0 或 1),若干个存 储单元组成一个“字”(也称一个信息单元)。 地址译码器 有n条地址输入线A0~An-1,2 n条译码输出线W0~W2 n -1,每一 条译码输出线Wi称为“字线” ,它与存储矩阵中的一个 “字”相对应。因此, 每当给定一组输入地址时,译码器 只有一条输出字线Wi被选中,该字线可以在存储矩阵中找 到一个相应的“字” ,并将字中的m位信息Dm-1~D0送至输 出缓冲器。读出Dm-1~D0的每条数据输出线Di也称为“位 线” ,每个字中信息的位数称为“字长”
第章存储器和可编程逻辑器件 ROM的存储单元可以用二极管构成,也可以用双极 极管或MOS管构成。存储器的容量用存储单元的数目来 表示,写成“字数乘位数”的形式。对于图9-1的存储矩阵 有2个字,每个字的字长为m,因此整个存储器的存储容量 为2×m位。存储容量也习惯用K(1K=1024)为单位来表示, 例如1K×4、2K×8和64K×1的存储器,其容量分别是 1024×4位、2048×8位和65536×1位。 输出缓冲器是ROM的数据读出电路,通常用三态门构 成,它不仅可以实现对输出数据的三态控制,以便与系统 总线联接,还可以提高存储器的带负载能力
第9章 存储器和可编程逻辑器件 ROM的存储单元可以用二极管构成,也可以用双极型 三极管或MOS管构成。存储器的容量用存储单元的数目来 表示,写成“字数乘位数”的形式。对于图 9-1 的存储矩阵 有2 n个字, 每个字的字长为m,因此整个存储器的存储容量 为2 n×m位。 存储容量也习惯用K(1 K=1024)为单位来表示, 例如1 K×4、 2 K×8 和 64 K×1的存储器,其容量分别是 1024×4 位、 2048×8 位 和 65 536×1 位。 输出缓冲器是ROM的数据读出电路,通常用三态门构 成,它不仅可以实现对输出数据的三态控制,以便与系统 总线联接, 还可以提高存储器的带负载能力