■■■ 西安邮电学院“校级优秀课程” 3 数字电路与逻辑设计 第六章时序逻辑电路(二) 西失邦适学院
数字电路与逻辑设计 第六章 时序逻辑电路(二) 西安邮电学院“校级优秀课程
6.5采用中规模集成器件设计任意进制计数器 ★计数器设计步骤如下: 1.根据设计要求,确定有效状态; 2.画状态转移图; 3.选择集成器件,查看器件功能表; 4.选择合适的反馈形式和反馈信号; 5.画逻辑电路图; 6.画出工作波形图(可选)。 ⊙西邹重孝院
6.5采用中规模集成器件设计任意进制计数器 ★计数器设计步骤如下: 1. 根据设计要求,确定有效状态; 2.画状态转移图; 3.选择集成器件,查看器件功能表; 4. 选择合适的反馈形式和反馈信号; 5.画逻辑电路图; 6.画出工作波形图(可选)
6.5采用中规模集成器件设计任意进制计数器 一、 利用同步计数器实现任意模M计数器的方法: (一)利用清除端的复位法。(反馈清零法) 二)利用置入控制端的置位法。(同步预置法) 1. M<NN为单片计数器的最大计数值 利用清除端的复位法或置入控制端的置位法进行设计。 2.M<N,N为多片计数器级联后的最大计数值 ● 尚要实契单檬M超过牌片计数墨鹤计数范时,必须首券 将多许 红数器级联 大计数范围(N=10n或16n) 后利用整同步置人瑞的置数法和利用整体清除编复位法构 成模M併数幕。 ● 多片74160、74162级联,N=10n 多片74161、74163级联,N=16n
一、利用同步计数器实现任意模M计数器的方法: (一)利用清除端的复位法。 (反馈清零法) (二)利用置入控制端的置位法。(同步预置法) 1. M<N,N为单片计数器的最大计数值 利用清除端的复位法或置入控制端的置位法进行设计。 2. M<N,N为多片计数器级联后的最大计数值 • 当要实现的模值M超过单片计数器的计数范围时,必须首先 将多片计数器级联,以扩大计数范围(N=10n 或16n),然 后利用整体同步置入端的置数法和利用整体清除端复位法构 成模M计数器。 • 多片74160 、74162级联,N=10n • 多片74161 、74163级联,N=16n 6.5采用中规模集成器件设计任意进制计数器
6.5采用中规模集成器件设计任意进制计数器 1.M<N,N为单片计数器的最大计数值 (一)反馈清零法 当计数至S时,利用SM状态产生一清除信号 加到清0端,使计数器返回到S,状态,从而实现模 M的计数器。 设计方法: I. 确定有效状态(必须从全0开始): Ⅱ.产生异步清除端信号CR I.画逻辑图
6.5采用中规模集成器件设计任意进制计数器 1. M<N,N为单片计数器的最大计数值 当计数至SM时,利用SM状态产生一清除信号, 加到清0端,使计数器返回到S0状态,从而实现模 M的计数器。 (一)反馈清零法 I. 确定有效状态(必须从全0开始); II. 产生异步清除端信号 ; III. 画逻辑图。 CR 设计方法:
6.5采用中规模集成器件设计任意进制计数器 (一)反馈清零法 例:应用4位二进制同步计数器74161实现 模10计数器,要求采用清除端复位法。 分析: ①根据设计要求,确定各种状态0~9: 画状态转移图;
例:应用4位二进制同步计数器74161实现 模10计数器,要求采用清除端复位法。 分析: ① 根据设计要求,确定各种状态0~9; ② 画状态转移图; (一)反馈清零法 6.5采用中规模集成器件设计任意进制计数器