表2-1寄存器的主要用途 寄存器 执行操作 AX 整字乘法,整字除法,整字IO AL 字节乘法,字节除法,字节IO,转移,十进制算 AH 李築法,字节除法 BX 转移 串操作,循环次数 CL 变量移位或循环控制 DX 整字乘法,整字除法,间接寻址ⅠO SP 堆栈操作 字符串操作 DI 字符串操作
寄存器 执行操作 AX 整字乘法,整字除法,整字I/O AL 字节乘法,字节除法,字节I/O,转移,十进制算 AH 术运算 字节乘法,字节除法 BX 转移 CX 串操作,循环次数 CL 变量移位或循环控制 DX 整字乘法,整字除法,间接寻址I/O SP 堆栈操作 SI 字符串操作 DI 字符串操作 表2-1 寄存器的主要用途
(3)加法器是算术逻辑部件主要部件,绝大部分指令 的执行都是由加法器完成的。 (4)标志寄存器共有16位,其中,7位未用,所用的 各位含义如下: 15 ° DITszaP 状态标志有6个,即SF、ZF,PF、CF,AF和OF。 ★符号标志SF( Sign Flag):它和运算结果的最高位相 同。若运算结果最高位为1,则SF=1,否则SF=0
(3)加法器是算术逻辑部件主要部件,绝大部分指令 的执行都是由加法器完成的。 (4)标志寄存器共有16位,其中,7位未用,所用的 各位含义如下: O D I T S Z A P C 0 15 状态标志有6个,即SF、ZF,PF、CF,AF和OF。 符号标志SF(Sign Flag):它和运算结果的最高位相 同。若运算结果最高位为1,则SF=1,否则SF=0
★零标志ZF( Zero Flag):如果当前的运算结果为 零,则ZF=1,否则ZF=0。 ★奇偶标志PF( Parity Flag):如果运算结果的低8位 中所含的1的个数为偶数,则PF=1,否则PF=0 ★进位标志CF( Carry flag):当执行一个加法运算 使最高位产生进位时,或者执行一个减法运算引 起最高位产生借位时,则CF=1,否则CF=0。 ★辅助进位标志AF( Auxiliary Carry Flag):当 加法运算时,如果第三位往第四位有进位,或者 当减法运算时,如果第三位从第四位有借位,则 AF=1,否则AF=0。 ★溢出标志OF(0 verflow Flag):当运算过程中产生 溢出时,会使OF=1,否则OF=0
零标志ZF(Zero Flag):如果当前的运算结果为 零,则ZF=1,否则ZF=0。 奇偶标志PF(Parity Flag):如果运算结果的低8位 中所含的1的个数为偶数,则PF=1,否则PF=0。 进位标志CF(Carry Flag):当执行一个加法运算 使最高位产生进位时,或者执行一个减法运算引 起最高位产生借位时,则CF=1,否则CF=0。 辅助进位标志AF(Auxiliary Carry Flag):当 加法运算时,如果第三位往第四位有进位,或者 当减法运算时,如果第三位从第四位有借位,则 AF=1,否则AF=0。 溢出标志OF(Overflow Flag):当运算过程中产生 溢出时,会使OF=1,否则OF=0
控制标志有3个,即DF、IF、TF。 ★方向标志DF( Direction Flag):这是控制串操作指令的 标志。如果DF=0,则串操作过程中地址会不断增值, 反之,如果DF=1,则串操作过程中地址会不断减值。 ★中断标志IF( luterrupt Enable Flay):这是控制可屏蔽 中断的标志。如IF=0,则CPU不能对可屏蔽中断请求作 出响应,如果IF=1,则CPU可以接受可屏蔽中断请求 ★跟踪标志TF( Trap Flay):如果TF=1,则CPU按跟踪方式 执行指令
控制标志有3个,即DF、IF、TF。 方向标志DF(Direction Flag):这是控制串操作指令的 标志。如果DF=0,则串操作过程中地址会不断增值, 反之,如果DF=1,则串操作过程中地址会不断减值。 中断标志IF(1uterrupt Enable Flay):这是控制可屏蔽 中断的标志。如IF=0,则CPU不能对可屏蔽中断请求作 出响应,如果IF=1,则CPU可以接受可屏蔽中断请求。 跟踪标志TF(Trap Flay):如果TF=1,则CPU按跟踪方式 执行指令
2228086的总线工作周期 在8086中,一个最基本的总线周期由4个时钟周期组成 ↓一个总线同期 个总线同期 TI T2 T3 TW T4 TI TI T1 T2 T3 TV ①在T1状态,CPU往多路复用总线上发出地址信息,以指 出要寻址的存储单元及外设端口的地址。 ②在T2状态,CPU从总线上撤消地址,而使总线的低16位 浮置成高阻状态,为传输数据作准备。总线的最高4位 (A19~A16)用来输出本总线周期状态信息。这些状态信息用 来表示中断允许状态、当前正在使用的段寄存器名等
2.2.2 8086的总线工作周期 在8086中,一个最基本的总线周期由4个时钟周期组成 一个总线同期 T1 T2 T3 TW T4 一个总线同期 T1 T1 T1 T2 T3 TW T4 ①在T1状态,CPU往多路复用总线上发出地址信息,以指 出要寻址的存储单元及外设端口的地址。 ②在T2状态,CPU从总线上撤消地址,而使总线的低16位 浮置成高阻状态,为传输数据作准备。总线的最高4位 (A19~A16)用来输出本总线周期状态信息。这些状态信息用 来表示中断允许状态、当前正在使用的段寄存器名等